Szczegóły Produktu:
|
|
Miejsce pochodzenia: | Oryginał |
---|---|
Nazwa handlowa: | original |
Orzecznictwo: | ISO9001:2015standard |
Numer modelu: | EP2SGX90EF1152C3N |
Zapłata:
|
|
Minimalne zamówienie: | 10 SZTUK |
Cena: | Contact us to win best offer |
Szczegóły pakowania: | Standard |
Czas dostawy: | 1-3 dni roboczych |
Zasady płatności: | L/C, T/T, Western Union, Paypal |
Możliwość Supply: | 10000 sztuk/miesiące |
Szczegóły informacji |
|||
Liczba elementów logicznych: | 90960 LE | Styl montażu: | SMD/SMT |
---|---|---|---|
Pakiet / Sprawa: | FBGA-1152 | Liczba nadajników-odbiorników: | 12 Transceiver |
Rodzaj produktu: | FPGA – programowalna macierz bramek 24 | Podkategoria: | Programowalne układy logiczne |
opis produktu
EP2SGX90EF1152C3N FPGA — programowalna macierz bramek RC0201FR-0710KL VQFN-HR-15 Programowalne układy logiczne
Właściwości W tym rozdziale wymieniono właściwości urządzenia Stratix II GX.
■ Główne cechy urządzenia:
● Pamięć TriMatrix składająca się z trzech rozmiarów bloków RAM w celu implementacji prawdziwej pamięci dwuportowej i buforów FIFO (pierwsze weszło, pierwsze wyszło) o wydajności do 550 MHz
● Do 16 globalnych sieci zegarowych z maksymalnie 32 regionalnymi sieciami zegarowymi na region urządzenia
● Szybkie bloki DSP zapewniają dedykowaną implementację mnożników (do 450 MHz), funkcji multiply-accumulate i filtrów o skończonej odpowiedzi impulsowej (FIR)
● Do czterech ulepszonych PLL na urządzenie zapewnia widmo rozproszone, programowalne pasmo, przełączanie zegara, rekonfigurację PLL w czasie rzeczywistym oraz zaawansowane mnożenie i przesunięcie fazowe
● Obsługa wielu standardów wejścia/wyjścia single-ended i różnicowego
● Obsługa szybkich, synchronicznych, różnicowych wejść/wyjść źródłowych na maksymalnie 71 kanałach
● Obsługa standardów magistrali źródłowo-synchronicznej, w tym SPI-4 Phase 2 (POS-PHY Level 4), SFI-4.1, XSBI, UTOPIA IV, NPSI i CSIX-L1
● Obsługa szybkiej pamięci zewnętrznej, w tym SRAM o poczwórnej szybkości transmisji danych (QDR i QDRII), SDRAM z podwójną szybkością transmisji danych (DDR i DDR2) oraz SDRAM o pojedynczej szybkości transmisji danych (SDR)
Kategoria produktu: | FPGA — programowalna macierz bramek |
90960 LE | |
558 we/wy | |
1,2 V | |
0 stopni | |
+ 70 stopni Celsjusza | |
SMD/SMT | |
FBGA-1152 | |
Taca | |
Szybkość przesyłania danych: | 600 Mb/s do 6,375 Gb/s |
Wrażliwy na wilgoć: | TAk |
Liczba bloków tablicy logicznej - LAB: | 4548 LABORATORIUM |
Liczba nadajników-odbiorników: | 12 Transceiver |
Roboczy prąd zasilania: | 620 mA |
Rodzaj produktu: | FPGA — programowalna macierz bramek |
24 | |
Podkategoria: | Programowalne układy logiczne |
Całkowita pamięć: | 4520448 bitów |
Wpisz swoją wiadomość